(200分)关于电子信息工程的几个问题

来源:百度知道 编辑:UC知道 时间:2024/07/05 17:50:13
1.两个同步的时钟信号,一个为2M,一个为8K,用双踪示波器观察两个时钟信号,这时应该用哪个信号作为触发信号,为什么?
2.逻辑设计中应尽量使用同步设计,什么叫同步设计?异步设计能带来那些问题?在那些场合可以使用异步设计?
5.当接到一项硬件开发任务后,怎样启动工作?
6.名词解释:sram,ssram,sdram。

可以追加到200分

硬件工程师面试试题!!!我的答案经供参考啊
(1)应该用8KHZ信号作为同步触发信号。
因为用8KHZ信号作为同步触发信号,在能看到一个完整的8KHZ波形的同时,还能看到2MHZ信号的包络线。如果想看2MHZ信号的波形,那就用2MHZ信号作为同步触发信号,此时则无法看到8KHZ信号的波形。
(2)对于FPGA 设计, 同步设计将优于异步设计。对于静态同步设计, 当满足以下两个条件时, 我们说这个系统是同步的:
1. 每个边缘敏感部件的时钟输入是一次时钟输入的某个函数; 并且仍是像一次时钟那样的时钟信号。
2.。同步电路易于设计和修改,并且和工艺关系不大,但是它通常不如异步电路效率高,即占用芯片面积较大。异步设计通常需要有更高的设计技巧和经验。
对于ASIC设计而言,同步设计将优于异步设计,因为ASIC是 品种多、批量小的一类IC。然而,最好的解决办法是开发一种功能很强的高级综合系统,它可以生成自同步电路。这时,所生成的模块在内部是局部异步的,但是在模块间是全局同步的。
这个PDF文件可能你会用到202.115.21.138/wlxt/ncourse/VLSDIC/web/web/008/tg/CH6.pdf (把这个复制到你的地址栏就可以看到了,确定你的机子上安装了PDF阅读软件)
这篇文章给你介绍同步与异步:http://bbs.ad0.cn/viewthread.php?tid=1118
列举异步结构模式实现手段,论证异步模式效率远远优越于同步模式,证明在硬件资源理想情况下,对同步模式而言并发量对计算机系统的平均交易处理时间没有影响,对异步模式而言平均交易处理时间会随着并发量的增大而急剧下降,最终也趋向一个恒定值。在实际有限计算机资源情况下,程序设计必须设置最大并发量以控制并发程度,否则过多并发量会形成交易对硬件资源的竞争,造成交易的拥塞。
(5)
这道题其实就是问你硬件开发的流程是什么?参考资料是华为硬件开发流程 关于考研的问题(电子信息工程)! 关于电子信息工程专业的学习? 关于专业“电子信息工程”的去向? 关于电子信息工程 关于电子信息工程专业毕业设计的问题? 关于电子信息工程专业毕业设计(大专) 电子信息工程专业的人进太原富士康的两个问题(100分) 关于电子信息工程专业 关于电子信息工程和通讯工程的考研问题 跪求一关于电子信息工程方面的中英文对照电子稿