基于FPGA的高速数据采集

来源:百度知道 编辑:UC知道 时间:2024/07/08 21:03:25
求Verilog HDL编写的自动数据采集系统设计,用FIFO存储;
AD型号:TLC5510,谢谢
FPGA型号:ProASIC3 A3P250 FQFP208

我给你个5510采集部分的Verilog,至于FIFO要看你的FPGA型号,如用Altera公司的就可以在Quartus中用LPM定制

module ADC_TCL5510(clk,Res,AD_d,ADclk,ADOE,data,data_lock);
input clk;//采样时钟输入
input Res;//复位
input [7:0]AD_d;//8位AD数据
output ADclk;//到TCL5510的CLK
output ADOE;//到TCL5510的OE(使能)
output [7:0]data;//8位数据
output data_lock;//数据输出锁存信号
reg ADclk;//到TCL5510的CLK
reg ADOE;//到TCL5510的OE(使能)
reg [7:0]data;//8位数据
reg data_lock;//数据输出锁存信号

reg lock;
reg [1:0]State;

parameter S0=2'b00,
S1=2'b01;

always@(posedge clk or negedge Res)
begin
if(!Res)
begin
State<=S0;
ADOE<=1'b1;
end
else
begin
Do_ADC;
if(lock)
begin
data<=AD_d;
end
end
e